Бюллетень ЕАПВ "Изобретения (евразийские заявки и патенты)"
Бюллетень 11´2017

  

(11) 

028431 (13) B1       Разделы: A B C D E F G H    

(21) 

201401340

(22) 

2014.12.26

(51) 

H02J 3/26 (2006.01)

(31) 

2013158802

(32) 

2013.12.27

(33) 

RU

(43) 

2015.07.30

(71) 

(72)(73) САМОКИШ ВЯЧЕСЛАВ ВАСИЛЬЕВИЧ (RU)

(74) 

Бутенко Л.В. (RU)

(54) 

СПОСОБ СИММЕТРИРОВАНИЯ ФАЗНЫХ ТОКОВ ТРЕХФАЗНОЙ ЧЕТЫРЕХПРОВОДНОЙ ЛИНИИ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ

(57) 1. Способ симметрирования фазных токов трехфазной четырехпроводной линии, основанный на переключении по меньшей мере части однофазных нагрузок к наименее нагруженной фазе, отличающийся тем, что для каждой из переключаемых однофазных нагрузок в месте их присоединения к линии определяют значения активной мощности, соответствующие каждому из фазных напряжений и току нулевого провода линии без учета тока однофазной нагрузки, причем в качестве наименее нагруженной принимают фазу линии с максимальным значением модуля активной мощности, знак которого противоположен знаку активной мощности наиболее нагруженной фазы.

2. Устройство для симметрирования фазных токов трехфазной четырехпроводной линии способом по п.1, содержащее блок коммутации, первый, второй, третий и четвертый входы которого являются входами устройства, а первый и второй выходы блока коммутации - выходами устройства, блок определения наименее нагруженной фазы, датчик тока, первый выход которого подключен к четвертому входу устройства, первый, второй и третий датчики фазных напряжений, первые входы которых соединены соответственно, с первым, вторым и третьим входами устройства, а вторые входы соединены с четвертым входом устройства, выходы первого, второго и третьего датчиков фазных напряжений соединены соответственно с первым, вторым и третьим входами блока определения наименее нагруженной фазы, выход которого подключен к управляющему входу блока коммутации, отличающееся тем, что выход датчика тока подключен к четвертому входу блока определения наименее нагруженной фазы, выход которого соединен с управляющим входом блока коммутации.

3. Устройство по п.2, отличающееся тем, что блок определения наименее нагруженной фазы выполнен в виде многоканального аналого-цифрового преобразователя и блока математической обработки сигналов, причем первый, второй, третий и четвертый входы блока определения наименее нагруженной фазы являются соответствующими входами многоканального аналого-цифрового преобразователя, выход которого соединен с входом блока математической обработки сигналов, выходная шина которого является выходной шиной блока определения наименее нагруженной фазы.

Увеличить масштаб


наверх